跳频介绍_跳频功能

跳频介绍_跳频功能跳频是最常用的扩频方式之一,其工作原理是指收发双方传输信号的载波频率按照预定规律进行离散变化的通信方式,也就是说,通信中使用的载波频率受伪随机变化码的控制而随机跳变。从通信技术的实现方式来说,“跳频”是一种用码序列进行多频频移键控的通信方式,也是一种码控载频跳变的通信系统。从时域上来看,跳频信号是一个多频率的频移键控信号;从频域上来看,跳频信号的频谱是一个在很宽频带上以不等间隔随机跳变的。其中:跳

大家好,又见面了,我是你们的朋友全栈君。如果您正在找激活码,请点击查看最新教程,关注关注公众号 “全栈程序员社区” 获取激活教程,可能之前旧版本教程已经失效.最新Idea2022.1教程亲测有效,一键激活。

Jetbrains全家桶1年46,售后保障稳定
跳频是最常用的扩频方式之一其工作原理是指收发双方传输信号的载波频率按照预定规律进行离散变化的通信方式,也就是说,通信中使用的载波频率受伪随机变化码的控制而随机跳变。从通信技术的实现方式来说,“跳频”是一种用码序列进行多频频移键控的通信方式,也是一种码控载频跳变的通信系统。从时域上来看,跳频信号是一个多频率的频移键控信号;从频域上来看,跳频信号的频谱是一个在很宽频带上以不等间隔随机跳变的。其中:跳频控制器为核心部件,包括跳频图案产生、同步、自适应控制等功能;频合器在跳频控制器的控制下合成所需频率;数据终端包含对数据进行差错控制。 

  与定频通信相比,跳频通信比较隐蔽也难以被截获。只要对方不清楚载频跳变的规律,就很难截获我方的通信内容。同时,跳频通信也具有良好的抗干扰能力,即使有部分频点被干扰,仍能在其他未被干扰的频点上进行正常的通信。由于跳频通信系统是瞬时窄带系统,它易于与其他的窄带通信系统兼容,也就是说,跳频电台可以与常规的窄带电台互通,有利于设备的更新。 

  通信收发双方的跳频图案是事先约好的,同步地按照跳频图案进行跳变。这种跳频方式称为常规跳频(Normal FH)。随着现代战争中的电子对抗越演越烈,在常规跳频的基础上又提出了自适应跳频。它增加了频率自适应控制和功率自适应控制两方面。 

    在跳频通信中,跳频图案反映了通信双方的信号载波频率的规律,保证了通信方发送频率有规律可循,但又不易被对方所发现。常用的跳频码序列是基于m序列、M序列、RS码等设计的伪随机序列。这些伪随机码序列通过移位寄存器加反馈结构来实现,结构简单,性能稳定,能够较快实现同步。它们可以实现较长的周期,汉明相关特性也比较好,但是当存在人为的故意干扰(如预测码序列后进行的跟踪干扰)时,这些序列的抗干扰能力较差。

  在90年代初,出现了基于模糊(Fuzzy)规则的跳频图案产生器。在这种系统中,由模糊规则、初始条件以及采样模式共同来决定系统的输出序列。只要窃听者不知道模糊规则、初始条件、采样模式三者的任何一个,就无法预测到系统的输出频率,由此就提高了系统的抗窃听能力和抗干扰能力。模糊跳频给出的跳频码序列与传统的跳频码序列相比更加均匀,也更难预测。 

  90年代末有人提出了混沌(chaotic)跳频序列。其基本思想是通过混沌系统的符号序列来生成跳频序列。在这个混沌系统中要确定一个非线性的映射关系、初始条件和混沌规则,三者唯一确定一个输出序列。由此确定的混沌跳频序列体现了良好的均匀性,低截获概率,良好的汉明相关特性以及具有理想的线性范围。 

  与一般的数字通信系统一样,跳频系统要求实现载波同步、位同步、帧同步。此外,由于跳频系统的载频按伪随机序列变化,为了实现电台间的正常通信,收发信机必须在同一时间跳变到同一频率,因此跳频系统还要求实现跳频图案同步。跳频系统对同步有两个基本要求:一是同步速度快,二是同步能力强。目前跳频电台的同步方法有精确时钟法同步字头法自同步法FFT捕获法自回归谱估计法等等。在实际应用中,同步方案常常综合使用多种同步方法。例如战术跳频系统中常用扫描驻留同步法,综合使用了精确时钟法、同步字头法、自同步法三种同步方法,分成扫描和驻留两个阶段进行。扫描阶段完成同步头频率的捕获,驻留阶段从同步头中提取同步信息,从而完成收发双方的同步。

  在自适应跳频中,同步还包括收发双方频率集更新的同步,保证双方同步地实现坏频点替代,否则会使收发双方频率表不一致,导致通信失败。

  频合器是跳频通信系统中的关键部分,目前大多数跳频电台中使用的频率合成器采用的是锁相环(PLL)频率合成技术,但是该技术的频率转换速度已经接近其极限,要进一步改善的技术难度越来越大,而且分辨率较低。为了能够进一步提高跳频速率,提出了直接式数字频合器(DDS)。它采用全数字技术,具有频率分辨率高,频率转换时间快,输出频率可以很高而且稳定性好,相位噪声低等优点,可满足快速跳频电台对频率合成器的要求。例如在美国的JTIDS中,跳速达到每秒35800跳,只有采用直接数字频合器才能实现。但是DDS的价格昂贵,复杂度大,直接用于战术跳频电台有一定的难度。如果采用DDS+PLL的方法,结合两者的长处,可以获得单一技术难以达到的效果。

  在跳频系统中,即使在信道条件良好的情况下,仍有可能在少数跳中出现错误,因此有必要进行差错控制。差错控制的方法主要分为两类:一是自动请求重发纠错(ARQ)技术;二是采用前向纠错(FEC)技术。 

  ARQ技术可以很好的对付随机错误和突发错误,它要求有反馈电路,当信道条件不好时,需要频繁的重发,最终可能导致通信失败。

  FEC技术不需要反馈电路,但是需要大量的信号冗余度以实现优良的纠错,从而会降低信道效率。由于纠错码对突发错误的纠错能力较差,而通过交织技术可以使信道中的错误随机化,因此,经常采用编码与交织技术相结合的办法来获得良好的纠错性能。 

  在跳频系统中常用的纠错编码技术有汉明码、BCH码、trellis码、RS码、Golay码、卷积码和硬判决译码、软判决译码等。1993年提出了TURBO码,其信噪比接近于Shannon极限,引起了人们的极大兴趣。与RS码等常用的跳频编码相比, TURBO码在跳频系统中显示了极大的应用潜能。此外,还可以把不同的编码方法结合在一起,取长补短,进行联合编码。在快跳频方式下,还可以运用重发大数判决来克服跳频频段内的快衰落。

  跳频电台在实际应用中通常要组成跳频通信网,以实现网中的任何两个通信终端均能够做到点到点的正常通信。组网除了要避免近端对远端的干扰、码间干扰、电磁干扰等其它干扰以及由系统引起的热噪声等噪声干扰以外,还要注意避免由组网引起的同道干扰、邻道干扰、互调干扰、阻塞干扰等。采用跳频的多址通信网具有很多优点:抗干扰能力强,低截获概率,低检测概率,对频率选择性衰落有很好的抑制作用等等。但是,与常用的DS/CDMA系统相比,跳频网的最大用户数相对较小。

  跳频通信网可以分为同步通信网和异步通信网。跳频通信网有多种组网方式,如分频段跳频组网方式、全频段正交跳频组网方式等。在分频段跳频组网方式中,系统把整个频段分成若干个子频段,不同的通信链路采用不同的子频段进行通信,从而有效地防止同一通信网间的干扰。全频段正交跳频组网方式仅用于同步跳频通信网中,也就是说整个通信网中只有一个基准时钟,通过设计在某一相同时刻t的N个相互正交的跳频频率序列来进行组网,这样尽管各个终端间的通信均使用相同频段,但是由于瞬时的跳频频率点不相同,因此可保证它们之间不会出现同频道干扰。自适应跳频通信系统中,由于在通信过程中会去除那些通信条件恶劣的信道,因此频率更新后可能会出现同频道干扰现象,故必须设计一种良好的频点更新算法,保证更新后的跳频序列之间依然是正交的,否则可能会使各通信节点之间频繁出现频率碰撞,导致无法正常通信。实际应用中也可以把以上两种组网方式结合进行。例如英国Recal-Tacticom公司的Jaguar系列电台在组网中就同时采用了这两种组网方式,可组网数目达到200—300个。 

  除了以上这些关键技术以外,调制解调方法在跳频系统中也很重要,可以采用FSK、QAM、QPSK、QASK、DPSK、QPR、数字chirp调制等多种调制方式。

    自适应跳频系统是在常规跳频系统的基础上,实时地去除固定或半固定干扰,从而自适应地自动选择优良信道集,进行跳频通信,使通信系统保持良好的通信状态。也就是说,它除了要实现常规跳频系统的功能之外,还要实现实时的自适应频率控制和自适应功率控制功能,因此就需要一个反向信道以传输频率控制和功率控制信息。

  通过可靠的信道质量评估算法,发现了干扰频点后,应当在收发双方的频率表中将其删除,并以好的频点对它们进行替换,以维持频率表的固定大小。这种检测和替换是实时进行的。为增加跳频信号的隐蔽性和抗破译能力,跳频图案除具有很好的伪随机性、长周期外,各频率出现次数在长时间内应具有很好的均匀性。在引入自适应频率替换算法对频率表进行实时更新后,为保障系统性能,仍然要求跳频图案具有很好的均匀性,所以应当依次用不同的质量较好的频点来分别替换被干扰的频点。 

  收端频率表的更新会导致收发频率表的不一致性。为了使收发频率表同步更新,必须通过反馈信道将收端的频率更新信息通知发方。这种信息的相互交换是一种闭环控制过程,需要制定相应的信息交换协议来保证频表可靠的同步更新。衡量协议有效性的另一个重要指标便是频点去除的速度。在检测出干扰频点后,干扰频点去除的速度越快,对通信的影响越小。

  信道质量评估的另一个作用是进行自适应功率控制。功率控制就是要把有限的发送功率最好地分配给各个跳频信道,使得各个信道都能够以最小发射机功率实现正常通信,从而提高跳频信号的隐蔽性和抗截获能力。在自适应跳频系统中,系统检测每个信道的通信状况,并通过信道质量评估单元中的功率控制算法对每个跳频信道单独进行功率控制。 

  功率控制算法可以基于两种原则:一是比特误码率最小原则,算法为各个跳频信道选择适当的功率,使得接收方收到的数据比特误码率达到预定的误码门限;二是等信干比原则,此算法调整各个跳频信道的平均功率,使得各个跳频信道上的信干比相同,这里的信干比是指各个跳频信道上的信号功率/(对应信道上的干扰功率 + 传输损耗功率)。这两种算法的性能差不多。 

    随着跳频技术的不断发展,其应用也越来越广泛。

  战术电台中采用跳频技术的主要目的是提高通信的抗干扰能力。早在70年代,就开始了对跳频系统的研究,现已开发了跳频在VHF波段(30—300MHz)的低端30—88MHz、UHF波段(300MHz以上)以及HF波段(1.5—30MHz)的应用。随着研究的不断深入,跳频速率和数据数率也越来越高,现在美国Sanders公司的CHESS高速短波跳频电台已经实现了5000跳/秒的跳频速率,最高数据数率可达到19200bps。此外,CHESS跳频电台与一般的跳频电台还有所不同,它以DSP为基础,采用了差动跳频(DFH)技术。通过现代数字处理技术,CHESS跳频电台较好解决了短波系统带宽有限(导致数据速率低的原因)、信号间相互干扰、存在多径衰落等的问题。同时,它的瞬时信号带宽很窄,对其它信号的影响很小。可以看到,实现更高跳速、更高数据速率的跳频电台正是跳频通信系统的未来发展方向,软件无线电的概念也已逐渐应用到新型的跳频电台中。

  短波自适应跳频电台已经在当前的军事通信中占有了很重要的一部分。与VHF/UHF频段不同,短波信道有许多固有特点,例如,受多径时延、幅度衰落、天气变化等因素的影响,信道条件变化莫测。但是随着各种新技术的出现,短波通信的可靠性得到了技术上的保证,而自适应跳频技术就是这些新技术中的一种。它通过分析波段上的频率占用率,自动搜索无干扰或未被占用的跳频信道进行跳频,不仅避免了自然干扰,也不会受到短波频谱大量占用的影响。它会根据需要自动地改变跳频序列,有效的适应恶劣环境。它在海湾战争中体现出的优越性引起了各国的高度重视。

  在现有的DS/CDMA系统中,远近效应是一个很大的问题。由于大功率信号只在某个频率上产生远近效应,当载波频率跳变到另一个频率时则不受影响,因此跳频系统没有明显的远近效应,这使得它在移动通信中易于得到应用和发展。在数字蜂窝移动通信系统中,如果链路间采用相互正交的跳频图案同步跳频,或者采用低互相关的跳频图案异步跳频,可以使得链路间的干扰完全消除或基本消除,对提高系统的容量具有重要意义。此外,跳频是瞬时窄带系统,其频率分配具有很大的灵活性,在现有频率资源十分拥挤的条件下,这一点具有重要意义。 

  跳频的多址性能对于组网有很重要的意义。加拿大Laval大学提出了在光纤网络中应用快跳频技术。该系统利用Bragg光栅替代传统跳频系统中的频率合成器,跳速达到10G数量级。系统在30个用户,比特误码率为10-9的条件下,数据速率为500Mb/s。与采用非相干DS/CDMA技术的光纤网络相比,同时有相同数量的用户使用时,FFH/CDMA系统的比特误码率明显优于DS/CDMA系统。 

  此外,跳频技术在GSM、无线局域网、室内无线通信、卫星通信、水下通信、雷达、微波等多个领域也得到了广泛的应用。 

  由于跳频系统本身也存在着一些缺点和局限,如信号隐蔽性差,抗多频干扰以及跟踪式干扰能力有限等,而扩频的另一种方式直接序列扩频却有较好的隐蔽性和抗多频干扰的能力。把这两种扩频技术结合起来,就构成了直接序列/跳频扩展频谱技术。它在直接序列扩展频谱系统的基础上增加载波频率跳变的功能,直扩系统所用的伪随机序列和跳频系统用的伪随机跳频图案由同一个伪随机码发生器生成,所以它们在时间上是相互关联的,使用同一个时钟进行时序控制。意大利Telettra公司的Hydra V电台是采用了直接序列/跳频混合扩频技术的第一代战术电台。由于采用了直接序列扩频DBPSK调制方式,比单独采用跳频技术多获得9dB的处理增益,从而提高了电台的抗干扰性能。 

    跳频技术是一种具有高抗干扰性、高抗截获能力的扩频技术。随着微电子与数字信号处理技术的飞速发展,原先存在的频率合成器和跳频同步等难题已经解决。现在它不仅已经在军事通信中大展身手,较好地满足了现代战争提出的电子对抗与反对抗要求,而且在民用通信中也展示出良好的应用前景。与自适应技术的结合进一步提高了跳频系统的性能,其中信道质量评估方法是关键,如何针对不同的信道更好的进行信道质量评估还值得进一步研究。可以相信,跳频技术仍将继续向高跳频速率、高数据传输速率发展。各种新颖的跳频实现方法也不断地提出,软件无线电概念的提出为跳频技术的发展开辟了一个新领域。 

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容, 请联系我们举报,一经查实,本站将立刻删除。

发布者:全栈程序员-站长,转载请注明出处:https://javaforall.net/203590.html原文链接:https://javaforall.net

(0)
上一篇 2025年8月12日 下午7:15
下一篇 2025年8月12日 下午7:43


相关推荐

  • Windows驱动程序开发语言「建议收藏」

    Windows驱动程序开发语言「建议收藏」Windows驱动程序和Win32应用程序一样,都是PE格式,所以说,只要某种语言的编译器能够编译出PE格式的二进制格式文件,并且能够设置驱动程序的入口地址,那么这种语言就可以用来开发Windows驱动程序,所以可以选择C,C++,甚至是Delphi开发。但是由于微软提供的DDK开发环境中的头文件和链接库都是只支持C,C++。因此,大部分时候Windows驱动程序都是用C/C++进行开发的

    2022年10月9日
    5
  • ASP.NET 如何使用 SqlTransaction

    ASP.NET 如何使用 SqlTransactiontransaction属性: 1.原子性:事务是一个完整的操作,事务的各元素师不可分的。2.一致性:事务开始时和完成时,数据必须处于一致的状态。3.隔离性:对数据进行修改的所有并发事务是彼此隔离的。4.持久性:事务完成后,它对系统的影响是永久的。  ASP.NET使用SqlTransaction处理事务操作 SqlTransaction类是对SQLSe

    2022年5月1日
    37
  • SNMP协议测试_nmap测试udp端口

    SNMP协议测试_nmap测试udp端口SNMP测试上文介绍了net_snmp的移植,移植完成之后需要测试,现在就介绍一下如何进行snmp的功能测试,还是在基于高通9607芯片开发的ME3630模块上进行测试,这里需要用到一个工具就是mibbrowser可以在其官网上下载http://ireasoning.com/mibbrowser.shtml是付费软件,我们可以下载个人版,但是个人版好像不支持v3版本的snmp,企业版是全部支持的但是只有30天的使用期限,这个项目里我只是做功能测试,30天足够了,就下载了企业版,对各个版本的SNMP都

    2022年10月16日
    5
  • 不让Editplus保存时java文件时生成.bak文件

    不让Editplus保存时java文件时生成.bak文件

    2022年2月23日
    43
  • cv2.bitwise_and()算法详解

    cv2.bitwise_and()算法详解cv2 bitwise and 这里主要讲两种用法 1RGB 图像选取掩膜选定的区域 cv2 bitwise and iamge image mask mask importcv2asc and image mask 输入图像和掩膜 area cv2 bitwise and iamge image mask mask mask mask 表示要提取的区域 cv imshow area area returnarea 输入图像 image 输入掩膜 m

    2026年3月17日
    2
  • springboot+eureka集群搭建

    springboot+eureka集群搭建eureka集群搭建此集群共有三个eureka台组成eureka集群的核心思想就是互相注册,相互守望,你中有我,我中有你(个人理解)意思就是第一台机器01注册地址defaultZone中的地址是02,03的,02的注册地址是01,03的。03的注册地址是01,02的首先新建三个项目来代表eureka的三台机器父类的pom文件大家可以一起用<?xmlversion=”1.0″encoding=”UTF-8″?><projectxmlns=”http://maven.ap

    2022年5月21日
    69

发表回复

您的邮箱地址不会被公开。 必填项已用 * 标注

关注全栈程序员社区公众号