电工学里一种基本逻辑电路,是与门和非门的叠加,有两个输入和一个输出。CMOS电路中的逻辑门有非门、与门、与非门、或非门、或门、异或门、异或非门,施密特触发门、缓冲器、驱动器等。与非门则是当输入端中有1个或1个以上是低电平时,输出为高电平;只有所有输入是高电平时,输出才是低电平
与非门芯片:74ls系列:74ls00、74LS20,CMOS系列:CD4011
以CMOS反相器为基础,构成的CMOS与非门电路如图1所示。它由两个P沟道MOS管和两个N沟道MOS管构成。负载管P沟道MOS管VT3与VT4并联,驱动管N沟道MOS管VT1与Vrl3串联。该电路具有与非功能,逻辑表达式为F= (AB)’。
由于组成门电路的MOS管的串并联关系,会导致MOS管导通电阻的变化,破坏了CMOS电路的对称性,引起电路噪声容限的降低,输出波形不对称。为了解决这些问题.在上述基本CMOS门电路的基础上,在电路输入、A输出端增加反相器,从而构成了带缓冲的CMOS门电路。

2、逻辑符号

发布者:全栈程序员-站长,转载请注明出处:https://javaforall.net/208608.html原文链接:https://javaforall.net
